STM32F4驅動AD7793(國產SC1641)程序-ADC模擬前端-應用詳解
SC1641 3 通道 24 位 ADC
SC1641 是一款適合高精度測量應用的低功耗、低噪聲 24 位 Σ-Δ 型 ADC,其中含有 3 個差分模擬輸入,還集成了片內低噪聲儀表放大器,因而可直接輸入小信號。SC1641 可以采用內部時鐘或外部時鐘工作,輸出數據速率可通過軟件編程設置,可在 4.17Hz 至 940Hz 的范圍內變化。SC1641 采用 2.7V 至 5.25V 電源供電,典型功耗為 360μA,采用 16 引腳 TSSOP 封裝。
主要性能
? 工作電壓范圍:2.7V~5.25V
? 最高 23 位有效分辨率
? 均方根(RMS)噪聲
38nV(4.17Hz 時)
79nV(16.7Hz 時)
? 功耗:
工作模式:360μA
? 支持 15 種更新速率:4.17Hz~940Hz
? 3 通道差分信號輸入
? 內置低噪聲放大器
? 增益檔位 0.5/1/2/4/8/16/32/64/128 倍
可選
? 內置 RCO 電路,頻率默認 64K
? 內置可編程電流源
? 內置偏置電壓發生器
? TSSOP-16 封裝
? SPI 通信接口
支持標準 3 線 SPI 接口
最高支持 5M SCLK 通信時鐘
支持 CRC 和 XOR 校驗
應用場合
? 熱電偶測量
? 熱敏電阻測量
? RTD 測量
? 儀器儀表
管腳(焊盤)配置及功能說明
典型性能
均方根噪聲(外部基準、內部 RCO)
表 4 給出了一些更新速率和增益設置下的 SC1641 的輸出均方根噪聲。所提供的數據是針對雙極性輸入范圍以及采用 2.5V 外部基準電壓源、內部時鐘而言。這些數值為典型值,產生的條件為差分輸入電壓為 0V。表 5 列出了根據均方根噪聲計算得到的有效分辨率,這些數據為典型值,已四舍五入到最接近的 LSB。
數字接口
SC1641 的串行接口由四個信號組成:CS
? ? ?、DIN、SCLK 和 DOUT/RDY
? ? ? ? ? ?。DIN 線路用于將數據傳
輸至片內寄存器中,DOUT/RDY
? ? ? ? ? ?則用于從片內寄存器中獲取數據。SCLK 是器件的串行時鐘輸入,所
有數據傳輸(無論是 DIN 上還是 DOUT/RDY
? ? ? ? ? ?上)均與 SCLK 信號相關。DOUT/RDY
? ? ? ? ? ?引腳也可輸出數據
就緒信號;當輸出寄存器中有新數據字可用時,該線路變為低電平。對數據寄存器的讀操作完成時,該線路復位為高電平。數據寄存器更新之前,該線路也會變為高電平,提示在此時不應對器件進行讀操作,以確保在更新數據寄存器的過程中不會發生數據讀取操作。CS
? ? ?用于選擇器件,可以在多個器件串行在同一條總線上的系統中對 SC1641 進行解碼。圖 2 和圖 3 顯示了與 SC1641 連接的時序圖,其中用于對器件進行解碼。圖 2 顯示對 SC1641 的輸出移位寄存器執行讀操作的時序;圖 3 顯示對輸入移位寄存器執行寫操作的時序。即使在第一次
讀操作之后 DOUT/R? ? ? ? ? ?線路返回到高電平,也可以多次從數據寄存器中讀取出相同的字。不過,必須確保在下一輸出更新發生之前完成這些讀操作。連續讀取模式下,只能對數據寄存器進行一次讀操作。
當CS? ? ?處于低電平狀態時,串行接口可以在三線式模式下工作。此時,SCLK、DIN 和 DOUT/RDY
? ? ? ? ? ?用來與 SC1641 通信??梢杂脿顟B寄存器中的RDY? ? ? ? ? ?位監視轉換是否結束。
對 DIN 輸入寫入一連串的 1,可以復位串行接口。如在至少 32 個串行時鐘內持續向 SC1641 線路內寫入邏輯 1,可將該串行接口復位。當產生軟件錯誤或系統故障,繼而導致接口時序錯誤時,這種方法可確保將接口復位到已知狀態。復位操作使接口返回到等待對通信寄存器執行寫操作的狀態。復位后,用戶應等待 500μs 再訪問串行接口。
- 上一篇:沒有啦
- 下一篇:LTC2245電路圖和參數, 14位, 10MSPS低功耗A 2023/8/15