高速模數(shù)轉(zhuǎn)換芯片AD9268BCPZ-125(SC1269) 集成電路、處理器、微控制器 ADI 型號參數(shù)
算法,在不影響功耗的前提下,有效提升ADC 動態(tài)特性。輸出為 1.8V 全并行 CMOS 電平,采用三線制 SPI 串行接口實現(xiàn)內(nèi)部寄存器的讀寫操作。SC1269 采用 64 腳 QFN 封裝, 額定溫度范圍-40℃至 85℃工業(yè)溫度范圍。
SC1269可替代AD9268
主要性能
? 1.8V 模擬電源供電
? 1.8V CMOS 輸出供電
? 低功耗:750mW(125MSps)
? 信噪比(SNR) : 78dBFS(70MHz, 125MSps)
? 無雜散動態(tài)范圍(SFDR) : 88dBc(70MHz,
125MSps)
? 中頻采樣頻率達(dá) 400MHz 以上
? 小信號輸入噪聲: -154.0dBm/Hz(200Ω輸入阻
抗,70MHz,125MSps)
? 可編程 ADC 內(nèi)部基準(zhǔn)電壓源
? 集成 ADC 采樣保持輸入
? 靈活的模擬輸入范圍:1Vpp 至 2Vpp
? 差分模擬輸入 650MHz 帶寬
? ADC 時鐘占空比穩(wěn)定器
? 串行端口控制
? QFN-64 封裝 9mm x 9mm
應(yīng)用場合
? 通信
? 分集無線電系統(tǒng)
? 多模式數(shù)字接收器(3G)
GSM、EDGE、W-CDMA、LTE、
CDMA2000、WiMAX、TD-SCDMA
? I/Q 解調(diào)系統(tǒng)
? 智能天線系統(tǒng)
? 通用軟件無線電
? 寬帶數(shù)據(jù)應(yīng)用
? 超聲設(shè)備
典型應(yīng)用電路
SC1269 輸入信號、輸入時鐘、外部直流引腳等外圍器件的典型應(yīng)用電路如下。
模擬輸入網(wǎng)絡(luò)
當(dāng)輸入頻率處于第二或更高奈奎斯特區(qū)域時,大多數(shù)放大器的噪聲性能無法滿足要求以達(dá)到SC1269 真正的 SNR 性能。建議使用的輸入配置是差分雙巴倫耦合(見圖 15)。在這種配置中, 輸入交流耦合,這些電阻補(bǔ)償輸入巴倫的損耗,向驅(qū)動器提供 50Ω阻抗。在雙巴倫和變壓器配置中,輸入電容和電阻的值取決于輸入頻率和源阻抗,并且可能需要降低或去掉。表 7 列出了設(shè)置RC 網(wǎng)絡(luò)的建議值。當(dāng)輸入頻率較高時,將鐵氧體磁珠與電阻串聯(lián)并去掉電容可以實現(xiàn)良好的性能。不過,這些值取決于輸入信號,且只能用作初始參考。
時鐘輸入網(wǎng)絡(luò)
為充分發(fā)揮芯片的性能,應(yīng)利用一個差分信號作為 SC1269 采樣時鐘輸入端(CLK+/-)的時鐘信號。輸入時鐘引腳有內(nèi)部偏置,無需外部偏置。如果這些輸入懸空,建議將 CLK-引腳拉低以防止雜散時鐘。建議采樣射頻變壓器配置,如圖 16 所示。跨接在變壓器上的背對背肖特基二極管可以將輸入到 SC1269 中的時鐘信號限制為約差分 0.8V 峰峰值。這樣,既可以防止時鐘的大電壓擺幅饋通至其它部分,還可以保留信號的快速上升和下降時間,這一點對低抖動性能來說非常重要。
- 上一篇:沒有啦
- 下一篇:集成電路、處理器、微控制器 ADI AD9268BCPZ-1 2023/2/14