Agile Analog將自動化和優化引入模擬IP設計
2023-2-27 12:11:54??????點擊:
Agile Analog 是一家位于英國劍橋的模擬 IP 提供商,它通過為 ASIC(專用 IC)和 SoC(片上系統)的設計人員提供全面優化其模擬 IP 的選項,正在革新模擬 IP 設計。通過其 Composa 方法,Agile Analog 允許其客戶選擇他們想要的 IP 特性和規范,而不是僅僅滿足于現有的 IP 產品。
在由 DIGITIMES Asia 和 Epoch Foundation 合作組織的一次采訪中,Agile Analog 首席執行官 Barry Paterson 表示,在這波半導體擴張浪潮中,該公司已經確定“將傳感器等模擬功能更大程度地集成”到消費電子產品中,這為像 Agile Analog 這樣的模擬 IP 設計/許可公司提供了更多動力。
“對于所有新的晶圓廠產能,您需要將新設計融入其中以提高利用率。在行業產能擴張的同時,還需要擴大設計和創新。” 帕特森說。他還表示,對于想要創新并快速進入市場的客戶,他們需要開始將 IP 許可視為實現這一目標的一種方法。
Agile Analog 成立于 2017 年,目前在全球擁有約 60 人的團隊,其中絕大多數員工是工程師。該公司的客戶遍布全球,主要集中在北美、臺灣、中國大陸和日本等半導體行業發達的地區。
Agile Analog 的主要產品是模擬 IP 許可。它涵蓋了各種不同的模擬功能,包括基礎 IP、數據轉換(模擬到數字和數字到模擬)、安全、電源管理和傳感器。除了許可單個 IP 核外,該公司還提供子系統,他們將多個 IP 核集成到一個解決方案中,該解決方案可以輕松實施到客戶的 SoC 設計中。
提供定制的、可配置的模擬 IP 設計
當前的 IP 市場主要由標準 IP 產品組成。然而,盡管標準 IP 在數字領域表現出色,但由于模擬系統的基本特性,模擬 IP 卻并非如此。模擬系統所需的參數因應用而異。模擬電路的行為也因工藝和節點而異。
正是所有這些變量和限制導致模擬 IP 設計無法享受與數字設計相同的設計自動化。相反,這是一個非常緩慢、困難且昂貴的手動過程。因此,為什么直到現在,模擬 IP 購買者通常不得不滿足于“最不壞”的標準產品,而不是為應用而精心打造的產品。
Agile Analog 以其革命性的新方法嘗試并消除其中一些限制,并提供快速集成模擬功能和能力的能力。這種新方法的核心是名為 Composa 的內部技術,這是一種“可配置的多進程模擬 IP 平臺”,它使公司能夠與進程無關。
Composa 有兩大優勢。首先,由于設計自動化、仿真和 AI 應用程序的進步,它為模擬電路提供了一定程度的設計自動化。這是半導體行業幾十年來一直未解決的問題。
自動化的引入克服了模擬 IP 設計的最大挑戰之一,即耗時且昂貴的手動過程。Composa 允許 Agile Analog 本質上“設計一次,重復使用多次”。該公司現在可以開發模擬解決方案和架構,然后通過 Composa 將這些設計簡單地重新定位到客戶使用的任何流程和 PDK(流程開發工具包)中。
Composa 的另一個主要優勢與其自動化功能有關。Composa 不再受制于緩慢的手動流程,可以提供模擬 IP 市場其他地方所沒有的一定程度的靈活性。客戶可以選擇他們想要的 IP 特性和規格,而 Agile Analog 可以通過 Composa 優化現有設計來簡單地生成它。自動化還意味著這個過程非常快,因為典型的客戶可以在短短四個星期內從最終規格到工廠準備就緒。簡而言之,而不是問“你有什么 IP 產品?” Composa 允許客戶詢問,“我想要什么 IP?”
推動模擬設計自動化向前發展
當被問及公司的下一步計劃時,帕特森表示,2023 年的主要重點將是建立知識產權組合。在過去的幾年里,該公司一直致力于 Composa。現在,隨著 Composa 的穩定運行,該公司需要擴展其產品組合,以便為客戶提供更多產品和解決方案。
該公司的地理位置也很優越,正如 Paterson 所說,英國半導體行業在設計領域尤其強大,因為它是一個知識型經濟體。來自臺灣和美國的多家公司也投資于英國的生態系統,以進一步提高他們的設計能力。
從長遠來看,該公司希望推動模擬設計自動化向前發展,以應對更先進的工藝節點和日益復雜的模擬 IP 核,包括電源管理。它還旨在為最先進的工藝節點(例如 5 納米和更小)進行設計。
在由 DIGITIMES Asia 和 Epoch Foundation 合作組織的一次采訪中,Agile Analog 首席執行官 Barry Paterson 表示,在這波半導體擴張浪潮中,該公司已經確定“將傳感器等模擬功能更大程度地集成”到消費電子產品中,這為像 Agile Analog 這樣的模擬 IP 設計/許可公司提供了更多動力。
“對于所有新的晶圓廠產能,您需要將新設計融入其中以提高利用率。在行業產能擴張的同時,還需要擴大設計和創新。” 帕特森說。他還表示,對于想要創新并快速進入市場的客戶,他們需要開始將 IP 許可視為實現這一目標的一種方法。
Agile Analog 成立于 2017 年,目前在全球擁有約 60 人的團隊,其中絕大多數員工是工程師。該公司的客戶遍布全球,主要集中在北美、臺灣、中國大陸和日本等半導體行業發達的地區。
Agile Analog 的主要產品是模擬 IP 許可。它涵蓋了各種不同的模擬功能,包括基礎 IP、數據轉換(模擬到數字和數字到模擬)、安全、電源管理和傳感器。除了許可單個 IP 核外,該公司還提供子系統,他們將多個 IP 核集成到一個解決方案中,該解決方案可以輕松實施到客戶的 SoC 設計中。
提供定制的、可配置的模擬 IP 設計
當前的 IP 市場主要由標準 IP 產品組成。然而,盡管標準 IP 在數字領域表現出色,但由于模擬系統的基本特性,模擬 IP 卻并非如此。模擬系統所需的參數因應用而異。模擬電路的行為也因工藝和節點而異。
正是所有這些變量和限制導致模擬 IP 設計無法享受與數字設計相同的設計自動化。相反,這是一個非常緩慢、困難且昂貴的手動過程。因此,為什么直到現在,模擬 IP 購買者通常不得不滿足于“最不壞”的標準產品,而不是為應用而精心打造的產品。
Agile Analog 以其革命性的新方法嘗試并消除其中一些限制,并提供快速集成模擬功能和能力的能力。這種新方法的核心是名為 Composa 的內部技術,這是一種“可配置的多進程模擬 IP 平臺”,它使公司能夠與進程無關。
Composa 有兩大優勢。首先,由于設計自動化、仿真和 AI 應用程序的進步,它為模擬電路提供了一定程度的設計自動化。這是半導體行業幾十年來一直未解決的問題。
自動化的引入克服了模擬 IP 設計的最大挑戰之一,即耗時且昂貴的手動過程。Composa 允許 Agile Analog 本質上“設計一次,重復使用多次”。該公司現在可以開發模擬解決方案和架構,然后通過 Composa 將這些設計簡單地重新定位到客戶使用的任何流程和 PDK(流程開發工具包)中。
Composa 的另一個主要優勢與其自動化功能有關。Composa 不再受制于緩慢的手動流程,可以提供模擬 IP 市場其他地方所沒有的一定程度的靈活性。客戶可以選擇他們想要的 IP 特性和規格,而 Agile Analog 可以通過 Composa 優化現有設計來簡單地生成它。自動化還意味著這個過程非常快,因為典型的客戶可以在短短四個星期內從最終規格到工廠準備就緒。簡而言之,而不是問“你有什么 IP 產品?” Composa 允許客戶詢問,“我想要什么 IP?”
推動模擬設計自動化向前發展
當被問及公司的下一步計劃時,帕特森表示,2023 年的主要重點將是建立知識產權組合。在過去的幾年里,該公司一直致力于 Composa。現在,隨著 Composa 的穩定運行,該公司需要擴展其產品組合,以便為客戶提供更多產品和解決方案。
該公司的地理位置也很優越,正如 Paterson 所說,英國半導體行業在設計領域尤其強大,因為它是一個知識型經濟體。來自臺灣和美國的多家公司也投資于英國的生態系統,以進一步提高他們的設計能力。
從長遠來看,該公司希望推動模擬設計自動化向前發展,以應對更先進的工藝節點和日益復雜的模擬 IP 核,包括電源管理。它還旨在為最先進的工藝節點(例如 5 納米和更小)進行設計。
- 上一篇:加快建設汽車強國制定規劃 2023/2/27
- 下一篇:臺積電歐洲晶圓廠建設計劃:或推遲兩年 2023/2/27